AC 입력 RLC 회로의 phasor 해석 전기회로 실험 및 설계 실험(2) 9주차 예비보고서
페이지 정보
작성일 21-10-10 00:50
본문
Download : 전기회로 실험 및 설계 실험(2) 9.hwp
4.1 KVL 법칙
<실험개요>
Download : 전기회로 실험 및 설계 실험(2) 9.hwp( 35 )
⑥ 주파수를 10kHz, 30kHz로 바꿔 각각에 대한 전압인 VL,VC,VR을 oscilloscope를 이용해 측정(測定) 한다.
설명
※ 이때 주의할 점은 앞선 5주차 실험에서 확인했던 oscilloscope와 결선한 회로의 ground를 맞추어 주는 것이다(oscilloscope의 내부에 ground가 존재한다.
AC 입력일 때 RLC 회로는 phasor 방법으로 해석하게 된다된다. 이때, 전압은 Phasor 즉 크기와 위상을 측정(測定) 한다.
AC 입력 RLC 회로의 phasor 해석 전기회로 실험 및 설계 실험(2) 9주차 예비보고서
순서
다. Phasor diagram을 이용하여 KVL과 KCL 법칙이 성립함을 실험한다.
레포트 > 공학,기술계열
%209-2588_01_.jpg)
%209-2588_02_.jpg)
%209-2588_03_.jpg)
%209-2588_04_.jpg)
⑦ 측정(測定) 한 VL,VC,VR의 phasor diagram를 이용해 KVL()이 성립함을 보인다.) 회로를 직렬로 결선했기 때문에, 소자들의 위치를 바꿔도 무방하기에, 회로의 ground와 연결된 마지막 단에 소자를 바꿔 연결해가며, oscilloscope를 이용해 각 소자에 걸리는 전압을 측정(測定) 한다.
전기회로 전기회로실험 홍익대 전기회로실험보고서 전자전기공학부 전기회로 실험 및 설계 실험(2)
② digital multimeter를 이용해 저항의 실제값을 측정(測定) , 기록한다. ④ Bread board에 Inductor와 capacitor, 저항을 다음과 같이 연결한다. Phasor diagram을 이용하여 KVL과 KCL 법칙이 성립함을 실험한다.
AC 입력일 때 RLC 회로는 phasor 방법으로 해석하게 된다.
① 함수발생기와 oscilloscope, digital multimeter, 2.2kΩ 저항과 100mH Inductor, 0.1μF capacitor를 준비한다.
③ 함수발생기를 이용해, sin파형을 선택하고, 진폭(VPP)가 5V이고, 주파수가 1kHz인 입력전압 VS를 설정한다.
⑤ 각 소자에 걸리는 전압인 VL,VC,VR을 oscilloscope를 이용해 측정(測定) 한다.